如何避免開窗后鍍錫?
更新時(shí)間:2024-12-12 14:22
5243
1
文檔錯(cuò)誤過時(shí),
我要反饋
5243
想做一個(gè)共面波導(dǎo)線,畫了頂層阻焊區(qū)用于開窗,在嘉立創(chuàng)eda中展示3D圖沒有問題(銅線裸露),但是加工后發(fā)現(xiàn)開窗的區(qū)域鍍錫了了,并且鍍錫不均勻、間距較小導(dǎo)致信號線與旁邊的地短路。該如何開窗后不鍍錫?
- PCB幫助文檔
- SMT幫助文檔
- 鋼網(wǎng)幫助文檔
- PCB討論
- SMT討論
- 鋼網(wǎng)討論
- 小嘉掃雷:PADS設(shè)計(jì)不規(guī)范引起的常見錯(cuò)誤點(diǎn)
- 設(shè)計(jì)優(yōu)化:一個(gè)鋪銅引發(fā)的"錯(cuò)案"
- 設(shè)計(jì)優(yōu)化:如何避免一端相連斷板
- 技術(shù)指導(dǎo):Protel 99SE輸出Gerber文件步驟
- 設(shè)計(jì)優(yōu)化:厚銅板線寬線隙優(yōu)化
- 設(shè)計(jì)優(yōu)化:相同網(wǎng)絡(luò)間隙優(yōu)化
- 設(shè)計(jì)優(yōu)化:窄連接邊易鑼板變形斷裂
- 技術(shù)指導(dǎo):阻抗設(shè)計(jì)說明
- 樣板訂單發(fā)了一個(gè)快遞收了兩個(gè)快遞費(fèi)怎么辦?
- 設(shè)計(jì)優(yōu)化:洞洞板宜做沉金不宜做噴錫




















